इंटेल चिपसेटों की सूची
यह लेख इंटेल द्वारा निर्मित मदरबोर्ड चिपसेट की एक सूची प्रदान करता है, जिन्हें तीन मुख्य श्रेणियों में विभाजित किया गया है: वे जो इंटरकनेक्शन (4xx श्रृंखला) के लिए पीसीआई बस का उपयोग करते हैं, वे जो विशेष "हब लिंक्स" (8xx श्रृंखला) का उपयोग करके कनेक्ट होते हैं, और वे जो PCI एक्सप्रेस (9xx सीरीज़) का उपयोग करके कनेक्ट होते हैं। चिपसेट को कालानुक्रमिक क्रम में सूचीबद्ध किया गया है।
चिपसेट के आने से पहले की स्थिति
प्रारंभिक IBM XT संगत मदरबोर्ड में चिपसेट नहीं था, बल्कि वे इंटेल द्वारा निर्मित TTL संग्रह पर निर्भर होते थे:।[१]
- the 8284 clock generator
- the 8288 bus controller
- the 8254 Programmable Interval Timer
- the 8255 parallel I/O interface
- the 8259 Programmable Interrupt Controller
- the 8237 DMA controller
प्रारंभिक चिपसेट
ICयो की एक छोटी सन्ख्या में एक मेनबोर्ड पर होने वाले आवश्यक कार्यों को एकीकृत करने के लिए, इंटेल ने अपने इंटेल 80286 और इंटेल 80386SX प्रोसेसर के लिए ZYMOS POACH चिपसेट को लाइसेंस दिया (the 82230/82231 High Integration AT-Compatible Chip Set). इंटेल 386SX को समर्थन(support) प्रदान करने के लिए इस चिपसेट का उपयोग एक 82335 हाई-इंटीग्रेशन इंटरफेस डिवाइस के साथ किया जा सकता है।[२]
प्रारंभिक इंटेल चिपसेट की सूची में शामिल हैं:[३][४]
- 82091AA EISA/ISA - Advanced Integrated Peripheral (AIP), includes: floppy disk controller, 2× UARTs, parallel port, IDE controller, oscillator, etc.[५]
- 82310 MCA - announced in April 1988.[६] Includes: 82306 Local Channel Support Chip, 82307 DMA Controller/Central Arbiter, 82308 Micro Channel Bus Controller, 82309 Address Bus Controller, 82706 VGA Graphics Controller.[२]
- 82350 EISA - announced in September 1988.[७][८]
- 82311 MCA - announced in November 1988.[९][१०] Includes: 82303 and 82304 Local I/O Channel Support Chips, 82307 DMA Controller/Central Arbiter, 82308 Micro Channel Bus Controller, 82309 Address Bus Controller, 82706 VGA Graphics Controller, 82077 Floppy Disk Controller.[२][८]
- 82320 MCA - announced in April 1989.[११]
- 82340SX PC AT - announced in January 1990, it is the Topcat chipset licensed from VLSI.[१२]
- 82340DX PC AT - announced in January 1990, it is the Topcat chipset licensed from VLSI.[१२]
- 82360SL - announced in October 1990.[१३] It was a chipset for the mobile 80386SL and 80486SL processors. It integrated DMA controller, an interrupt controller PIC, serial and parallel ports, and power-management logic for the processor.
- 82350DT EISA - announced in April 1991.[१४]
4xx chipsets
80486 chipsets
Chipset | Code Name | Part Numbers | South Bridge | Release Date | Processors | FSB | SMP | Memory types | Max. memory | Parity/ECC | L2 Cache Type | PCI support |
---|---|---|---|---|---|---|---|---|---|---|---|---|
420TX | Saturn | 82424TX, 82423TX | SIO | November 1992 | 5 V 486 | Up to 33 MHz | No | FPM | 128 MB[१५] | Parity | Async. | 1.0 |
420ZX | Saturn II | 82424ZX, 82423TX | March 1994 | 5 V/3.3 V 486 | 160 MB | 2.1 | ||||||
420EX | Aries | 82425EX | 82426EX | Up to 50 MHz | 128 MB | 2.0 |
संदर्भ
- ↑ साँचा:cite book
- ↑ अ आ इ साँचा:cite web
- ↑ साँचा:cite web
- ↑ साँचा:cite web
- ↑ साँचा:cite web
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ अ आ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ साँचा:cite web
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ अ आ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ स्क्रिप्ट त्रुटि: "citation/CS1" ऐसा कोई मॉड्यूल नहीं है।
- ↑ When applied to computer memory (RAM or cache) the quantities KB, MB and GB are defined as: 1 KB = 1024 B, 1 MB = 1024 KB, 1 GB = 1024 MB, consistent with the JEDEC memory standard.